<div dir="ltr">Hi David,<div><br></div><div>I would be interested in benchmarks. I have been able to explicitly vectorize my old codes with Intel IntrinsicsĀ guide (see <a href="https://software.intel.com/sites/landingpage/IntrinsicsGuide/">https://software.intel.com/sites/landingpage/IntrinsicsGuide/</a>) and the performance gains have been quite nice and it seems CLP would be a good candidate for such optimizations. I would like to know that build flags are needed to get every drop of performance out of these new architectures.<br><br>Cheers,<br>Jesse</div></div><div class="gmail_extra"><br><div class="gmail_quote">On Sat, Feb 25, 2017 at 1:04 PM, David Prime <span dir="ltr"><<a href="mailto:david@primefarm.co.uk" target="_blank">david@primefarm.co.uk</a>></span> wrote:<br><blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex"><div dir="ltr">Hi all,<div><br></div><div>With the release of the new Xeon Skylake CPUs imminent and google compute cloud offering early access to servers running them, I'm wondering if there's any pre existing work or thoughts on how CLP performs with these extra SIMD extensions?</div><div><br></div><div>I'm planning to get hold of a few servers as soon as I can and compile the lib with various compilers/settings and see if there are any nice automatic optimisations to be had. I'll share any benchmarks I generate and maybe we can see if there's any further room for optimisation on these new architectures.</div><div><br></div><div>Are there any clp specific build flags to enable/disable certain features that could be relevant here?</div><div><br></div><div>Cheers,</div><div>David</div></div>
<br>______________________________<wbr>_________________<br>
Clp mailing list<br>
<a href="mailto:Clp@list.coin-or.org">Clp@list.coin-or.org</a><br>
<a href="http://list.coin-or.org/mailman/listinfo/clp" rel="noreferrer" target="_blank">http://list.coin-or.org/<wbr>mailman/listinfo/clp</a><br>
<br></blockquote></div><br></div>